Hola, hemos encontrado la respuesta a tu interrogante, desplázate y la hallarás aquí.
Solución:
Hay diferentes puntos de vista con respecto a cómo debe comportarse una puerta OR exclusiva con más de dos entradas. La mayoría de las veces, una puerta XOR de este tipo se comporta como una cascada de puertas de 2 entradas y realiza una función de paridad impar. Sin embargo, algunas personas interpretan el significado de OR-exclusivo más literalmente y dicen que la salida debería ser un 1 si y solo si exactamente una de las entradas es un 1. Me parece recordar que Logisim usa la última interpretación, y en algún lugar de mi oxidada memoria lo he visto en una biblioteca de células ASIC. Uno de los símbolos estándar internacionales para una puerta XOR es un rectángulo etiquetado con =1
lo que parece ser más consistente con la definición de “1 y solo 1”.
EDITAR: La definición de OR exclusivo como “1 y solo 1” es poco común, pero se puede encontrar. Por ejemplo, IEEE-Std91a-1991 proporciona el símbolo de OR exclusivo en la p. 62 con la nota: “La salida se encuentra en su estado 1 si una y solo una de las dos entradas se encuentra en su estado 1”. Para más de 2 entradas, el estándar recomienda usar el símbolo de “paridad impar”. Los sitios web que analizan esta situación confusa incluyen XOR: The Interesting Gate y demostraciones de puertas en TAMS. Una búsqueda en Google también mostrará sitios que afirman que, estrictamente hablando, no existe una puerta XOR con más de dos entradas.
En un XOR de dos puertas, la salida es alta cuando las entradas son diferentes. Si las entradas son las mismas, la salida es baja.
De ahí esta tabla de verdad:
Puede encontrar una puerta XOR que tenga más de dos entradas, pero en realidad no es una puerta XOR de 3 entradas. Ellos ingresan XOR A y B y el resultado de ellos “R” es luego XOR con la entrada C. Y el resultado de R XOR C es luego XOR con la entrada 4 y así sucesivamente.
Aquí hay una tabla de verdad para las tres entradas XOR que se muestran:
Un algoritmo de paridad simple es XORing bits en un mensaje recibido, por ejemplo, a través de Ethernet. Si el remitente y el receptor saben que los bits del mensaje de XORing deben ser 0 (se proporciona un bit en el mensaje para poder agregar un uno, de modo que un mensaje de cualquier longitud pueda ser 0 cuando se XORed), entonces el receptor puede saber si 1 bit ha sido volteado. Esta es una mala verificación de paridad ya que solo puede encontrar un número impar de cambios de bits, pero muestra el concepto.
Al final de la post puedes encontrar las crónicas de otros usuarios, tú aún tienes la opción de insertar el tuyo si dominas el tema.